www.chms.ru - вывоз мусора в Балашихе 

Динамо-машины  Приборы для контроля 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 [ 24 ] 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42

диапазона осуществляется переключением напряжения питания с одного генератора на другой переключателем SA3. С целью ослабления влияния смесителя и частотомера на частоту генерации после генераторов включен буферный каскад на транзисторах VT8 и VT9. Отрицательная обратная связь обусловливает коэффициент передачи около 2, высокое входное сопротивление и низкое выходное.

С резистора R27 напряжение гетеродина через конденсатор С26 поступает на выходной контакт 10 для подключения частотомера. Через С25 это же напряжение подано также и в смеситель на транзисторе VT3. С разъема XS2 через конденсаторы СИ и CI2 входной сигнал подают на базу транзистора. Дроссель L3 служит для ослабления влияния наводок частоты 50 Гц на вход смесителя.

В коллекторной цепи транзистора VT3 на резисторе R9 выделяется напряжение звуковой частоты. Высокочастотные составляющие отфильтровываются П-образным фильтром С15 R11C16. Напряжение звуковой частоты поступает через регулятор громкости R12 на вход усилителя звуковой частоты. Предварительный усилитель собран на транзисторах VT4 и VT5, а оконечный - на комплементарной паре транзисторов VT6, VT7. Низко-омные головные телефоны или динамическую головку подключают к гнездам XS3.

Для питания гетеродинного приемника служит выпрямитель на диодах VD6 - VD9 и параметрический стабилизатор на транзисторах VTIO и стабилитроне VD5. Для дополнительной стабилизации напряжения питания генераторов гетеродина приемника используется стабилитрон VD4.

Цифровой частотомер (рис. 2.15) состоит из входного формирователя, счетчиков с буферными регистрами памяти, формирователя периодов счета схемы управления.

Входной формирователь предназначен для усиления входных периодических сигналов любой формы и преобразования их в прямоугольные импульсы. На транзисторах VT1 и VT2 собран комбинированный истоковый повторитель. Его задачей является защита цепей, подключенных ко входу, от проникновения импульсных помех из частотомера. Транзистор VT3 служит усилителем с резистивной нагрузкой и частотной коррекцией в цепи обратной связи. Эмиттерный повторитель на транзисторе VT4 служит для согласования сигналов со входом триггера Шмитта - микросхема DDI. С вывода 8 этой микросхемы прямоугольные импульсы измеряемой частоты поступают через схему запрета на логическом элементе DD2.1 на вход декадных счетчиков DD13-DD18. К выходам счетчиков подключены буферные регистры памяти DD19 - DD24. Их задачей является хранение предыдущего двоичного числа во время очередного цикла счета. Этим предотвращается неприятное мелькание цифр индикатора при работе частотомера.




W\

I CTCI/ 0,033 MH

, I L к6bi6.i вш.вогм-т oBinif-J-m.io вш-пвпппа-птв быб. к mi2jDi3-jm.

BDI Н1В5ТЛ1; ВПЩБ Ш55ЛАЗ, ВПЗ KISSHES; ВП4 ктЛА4;Ш15 К1В5ЛШ nm-DBtl.BB!J-DBI8 К155ИЕ2

ВО 12 Н155ИДГ, BBIS-BB24 KI55TM1

Номер гармоники

Рис. 2.15. Принципиальная схема цифрового частотомера



Формирователь периода счета состоит из кварцевого генератора на микросхеме DD6 и декадных счетчиков DD7- DD11. Частота следования импульсов на выводе П микросхемы DD10 составляет 1 кГц. Двоично-десятичный счетчик на микросхеме 0D11, дешифратор DDI2 и инвертор на транзисторе VT5 образу-кт делитель с переменным коэффициентом деления. При подсчете счетчиком определенного числа импульсов на соответствующем выходе дешифратора появляется низкий логический уровень. На выходе инвертора уровень меняется на высокий и сбрасывает счетчик в нулевое состояние. Таким образом, в зависимости от положения, в которое установлен переключатель SA2, меняется коэффициент деления счетчика и период следования импульсов на коллекторе VT5 может принимать значения от 1 до 9 мс.

Схема управления работой частотомера состоит из делителя на 12 на микросхеме DD3 и логических элементов DD2.2 - DD2.4 и DD4.1 - DD4.3. Схема работает таким образом, что за 10 входных импульсов она вырабатывает и поддерживает высокий логический уровень на выводе 10 элемента DD2.1, разрешая прохождение сигнала со входного формирователя на вход счетчика DD13. Одиннадцатым импульсом это разрешение снимается и счет прекращается. Одновременно на выводе 6 элемента DD4.1 появляется сигнал записи. Через инверторы DD5 он поступает на входы записи информации в регистры памяти DD19- DD24. Записанное число в двоично-десятичной форме появляется на соответствующих выходах и сохраняется до прихода очередного импульса смены информации в следующем цикле счета.

Двенадцатым импульсом с выхода инвертора DD4.3 все счетчики DD13 - DD18 устанавливаются в нулевое состояние. Таким образом, при работе с гармониками с первой по девятую цикл счета частотомера может быть в пределах от 12 до 108 мс.

В каждом десятичном разряде требуется произвести преобразование двоично-десятичного числа на выходах регистра памяти в код цифрового знакосинтезирующего индикатора. Для этой цели существуют несколько микросхем дешифраторов. Выбор зависит от типа примененного индикатора. Поскольку в настоящее время у радиолюбителей распространены индикаторы различных типов, то уместно привести несколько вариантов схем дешифраторов с индикаторами.

На рис. 2.16 показана схема подключения к дешифратору традиционного знакового индикатора тлеющего разряда (серии ИН). Причем это может быть любой цифровой индикатор из серии. Они отличаются лишь конструкцией и размерами цифр.

Если применять семисегментные светодиодные индикаторы с общим анодом или накальные индикаторы, то можно воспользоваться одной из схем, изображенных на рис. 2.16,6 и в. Для примера здесь приведены в общем-то одинаковые дешифраторы, но исполненные в различных корпусах. Этим объясняется их различие в цоколевке. В схеме на рис. 2.16,6 резисторы могут



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 [ 24 ] 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42